| 433 |
99-1
|
研究獎勵
|
High-Speed and Ultra-Low-Voltage Divide-by-4/5 Counter for Frequency Synthesizer
|
| 434 |
99-1
|
研發處: 研究計畫 (國科會)
|
具高製程、電壓與溫度容忍度之低功耗參考時脈產生器電路研製
|
| 435 |
98-1
|
研發處: 研究計畫 (國科會)
|
具資料維持之低靜態功耗暫存器檔案
|
| 436 |
99-1
|
獲獎榮譽
|
優良教師
|
| 437 |
99-1
|
參與學術服務
|
99年教育部全國大學校院積體電路設計競賽 籌備委員
|
| 438 |
99-1
|
參與學術服務
|
國家晶片系統設計中心 書面與口試論文審查
|
| 439 |
99-2
|
期刊學報編審
|
Microelectronics Journal
|
| 440 |
99-2
|
期刊學報編審
|
International Journal of Electrical Engineering
|
| 441 |
99-2
|
期刊學報編審
|
Integration the VLSI Journal
|
| 442 |
99-1
|
期刊學報編審
|
TamKang Journal of Science and Engineering
|
| 443 |
98-2
|
期刊學報編審
|
輔仁大學電子工程學系2010論文研究成果
|
| 444 |
98-2
|
期刊學報編審
|
TamKang Journal of Science and Engineering
|
| 445 |
98-2
|
期刊學報編審
|
Active and Passive Electronic Components
|
| 446 |
98-2
|
期刊學報編審
|
21th VLSI Design/CAD Symposium
|
| 447 |
94-1
|
專利
|
Programmable fractional-N clock generators
|
| 448 |
96-1
|
專利
|
儲存單元以及相關暫存器檔案與處理單元
|
| 449 |
97-1
|
專利
|
時脈產生器以及相關之鎖相迴路與時脈產生方法
|
| 450 |
99-2
|
教學計畫表
|
電機一博士班:超大型積體電路設計 TETXD1E1185 0A
|
| 421 |
100-2
|
教學計畫表
|
電機一博士班:超大型積體電路設計 TETXD1E1185 0A
|
| 422 |
100-1
|
論文指導
|
電機一碩專班 高浩源
|
| 423 |
100-1
|
論文指導
|
電機一電路組 鄭景燦
|
| 424 |
100-1
|
論文指導
|
電機一電路組 卓易霆
|
| 425 |
100-1
|
論文指導
|
電機一碩專班 許煌漩
|
| 426 |
100-1
|
論文指導
|
電機一碩專班 李文傑
|
| 427 |
100-1
|
研發處: 研究計畫 (國科會)
|
具高可靠度之低電源電壓參考時脈研製
|
| 428 |
98-1
|
研究報告
|
具高製程、電壓與溫度容忍度之低功耗參考時脈產生器電路研製
|
| 429 |
100-1
|
教學計畫表
|
電機一機器人:數位IC設計 TETEM1E2865 0A
|
| 430 |
100-1
|
教學計畫表
|
電機系電通三:電子學 TETBB3E0961 2A
|
| 431 |
100-1
|
教學計畫表
|
電機系電資三:超大型積體電路概論 TETAB3E0836 0A
|
| 432 |
98-1
|
研究獎勵
|
Designing an UltraLow-Voltage Phase-Locked Loop Using a Bulk-Driven Technique
|