A Low-Power CMOS Output Buffer
學年 88
學期 1
發表日期 1999-08-18
作品名稱 A Low-Power CMOS Output Buffer
作品名稱(其他語言)
著者 Cheng, Kuo-Hsing; Yang, Wei-Bin
作品所屬單位 淡江大學電機工程學系
出版者
會議名稱 第十屆超大型積體電路設計暨計算機輔助設計技術研討會技術= Tenth VLSI Design/CAD Symposium
會議地點 南投縣, 臺灣
摘要 A low-power CMOS output buffer, called the low-swing bootstrapped feedback-controlled split-path (LBFS) CMOS buffer is proposed.By using the feedback-controlled split-path method, the short-circuit current of the output inverter stage is eliminated. The dynamic power dissipation of the LBFS CMOS buffer can be reduced by limited the gate voltage swing of the output inverter. Moreover, the propagation delay of the LBFS buffer is also reduced by non-full-swing gate voltage of the output inverter. By HSPICE simulation, the power dissipation and the noise of the LBFS CMOS buffer can be reduced over 20% in comparison to conventional CMOS tapered buffer under various supply voltage, operating frequency and capacitive load.
關鍵字 電路設計;互補式金屬氧化物半導體;輸出緩衝器;低擺幅靴帶回授控制分路;Circuit Design;Complementary Metal-Oxide Semiconductor;Output Buffer;Low-Swing Bootstrapped Feedback-Controlled Split-Path
語言 en
收錄於
會議性質 國內
校內研討會地點
研討會時間 19990818~19990821
通訊作者
國別 TWN
公開徵稿 Y
出版型式 紙本
出處 第十屆超大型積體電路設計暨計算機輔助設計技術研討會技術論文集=Proceedings of the Tenth VLSI Design/CAD Symposium,頁209-212
相關連結

機構典藏連結 ( http://tkuir.lib.tku.edu.tw:8080/dspace/handle/987654321/96041 )

機構典藏連結