低電壓金氧半電晶體鎖相迴路晶片設計
學年 88
學期 1
出版(發表)日期 2000-01-01
作品名稱 低電壓金氧半電晶體鎖相迴路晶片設計
作品名稱(其他語言) Low Voltage CMOS PLL Chip Design
著者 鄭國興
單位 淡江大學電機工程學系
描述 計畫編號:NSC89-2215-E032-004 研究期間:200008~200107 研究經費:413,000
委託單位 行政院國家科學委員會
摘要
關鍵字
語言
相關連結

機構典藏連結 ( http://tkuir.lib.tku.edu.tw:8080/dspace/handle/987654321/7724 )

機構典藏連結