A new phase interpolator circuit for frequency multiplication design in embedded system
學年 104
學期 1
申請日期 2015-08-01
得獎人員 楊維斌 WEB-BIN YANG
得獎論文名稱 A new phase interpolator circuit for frequency multiplication design in embedded system
得獎等級 0
所屬類別 0
出版者 ICIC Express Letters 7(3A), pp.831-837
研究獎勵類別 5
備註
發表日期 2013-01-01
SDGS 消除貧窮,優質教育