教師資料查詢 | 類別: 會議論文 | 教師: 夏至賢 HSIA,CHIH-HSIEN (瀏覽個人網頁)

標題:Efficient VLSI architecture with real-time for two-dimensional inverse discrete wavelet transform
學年94
學期1
發表日期2006/05/19
作品名稱Efficient VLSI architecture with real-time for two-dimensional inverse discrete wavelet transform
作品名稱(其他語言)即時有效率之二維離散小波反轉換VLSI架構
著者李偉銘; Li, Wei-Ming; 夏至賢; Hsia, Chih-Hsien; 戴嘉宏; Dai, Chia-Hong; 江正雄; Chiang, Jen-Shiun
作品所屬單位淡江大學電機工程學系
出版者高雄市高雄海洋科技大學微電子系
會議名稱2006年第四屆微電子技術發展與應用研討會 2006=Conference on Microelectronics Technology and Applications (2006 C'META)
會議地點高雄, 臺灣
摘要離散小波轉換(Discrete Wavelet Transform, DWT)近年來已成為影像/視訊系統的主流,它擁有比離散餘弦轉換(Discrete Cosine Transform, DCT)更好的低位元壓縮率。在本論文中,我們透過介紹JPEG 2000 中二維離散小波正轉換(2-D Forward Discrete Wavelet Transform, 2-D FDWT)之演算法,提出一個有效率的二維離散小波反轉換(2-D Inverse Discrete Wavelet Transform, 2-D IDWT)VLSI架構設計,在電路設計上,特別考慮到影像邊緣效應之處理,藉由適當的映射硬體電路之設計,可使影像反轉換時能更接近原始影像,並且硬體設計以低轉置記憶及高工作頻率為目標,為達此目的我們提出了交錯讀取掃瞄演算法(Interlaced Read Scan Algorithm, IRSA),以平行小波轉換器處理方式達成低記憶空間並減少其時脈週期以加快運算速度, 因此, 我們改善輸入資料順序以提昇式架構(Lifting-Based)設計一個利用5/3無失真的IDWT。它可以有更低計算的複雜度,與規則的資料流,很容易作為VLSI的實現,而且適合應用於JPEG 2000、MPEG-4和Scalable Video Coding(SVC)的及時訊號處理系統。
關鍵字交錯讀取掃瞄演算法;提昇式;離散小波轉換;離散餘弦轉換
語言英文
收錄於
會議性質國內
校內研討會地點
研討會時間20060519~20060519
通訊作者
國別中華民國
公開徵稿
出版型式
出處2006年第四屆微電子技術發展與應用研討會論文集=Proceedings of 2006 Conference on Microelectronics Technology and Applications (2006 C'META), 6p.
相關連結
Google+ 推薦功能,讓全世界都能看到您的推薦!