低功率高輸出驅動力之GHz半數位式鎖相迴路電路之設計與實現 | |
---|---|
學年 | 89 |
學期 | 1 |
出版(發表)日期 | 2001-01-01 |
作品名稱 | 低功率高輸出驅動力之GHz半數位式鎖相迴路電路之設計與實現 |
作品名稱(其他語言) | The Design and Implementation of a GHz Half-Digital PLL with Low-Power Dissipation and High-Driving Ability |
著者 | 鄭國興 |
單位 | 淡江大學電機工程學系 |
描述 | 計畫編號:NSC90-2215-E032-002 研究期間:200108~200207 研究經費:736,000 |
委託單位 | 行政院國家科學委員會 |
摘要 | |
關鍵字 | 電路設計;鎖相迴路;低功率;高頻電路;Circuit design;Phase lock loop (PLL);Low power;High frequency circuit |
語言 | |
相關連結 |
機構典藏連結 ( http://tkuir.lib.tku.edu.tw:8080/dspace/handle/987654321/7759 ) |