451 |
81-2
|
研發處: 研究計畫 (國科會)
|
應用餘數系統之快速16×16位元之乘法器(儀器設備費)
|
452 |
81-2
|
研發處: 研究計畫 (國科會)
|
應用餘數系統之快速16位元X16位元乘法器
|
453 |
95-1
|
研發處: 研究計畫 (國科會)
|
無線光通訊之智慧型盲人預警監控及導引網路系統-子計畫一:提昇私校研發能量專案計畫-無線光傳收機之研製(3/3)
|
454 |
94-1
|
研發處: 研究計畫 (國科會)
|
無線光通訊之智慧型盲人預警監控及導引網路系統-子計畫一:提昇私校研發能量--(2/3)
|
455 |
92-1
|
研發處: 研究計畫 (國科會)
|
應用於第三代行動通訊接收端之寬頻及低功率類比數位轉換器之研究與發展
|
456 |
99-1
|
研發處: 研究計畫 (國科會)
|
具備自然互動能力之智慧型家管機器人關鍵軟硬體模組件之開發與整合-子計畫二:智慧型家管機器人之立體視覺以及多特徵物體辨識之設計與實現
|
457 |
98-1
|
研發處: 研究計畫 (國科會)
|
具有教育及競賽功能的人型機器人系統之設計與開發-子計畫二:機器人可適應性視覺即時處理之低功率系統晶片設計(3/3)
|
458 |
97-1
|
研發處: 研究計畫 (國科會)
|
具有教育及競賽功能的人型機器人系統之設計與開發-子計畫二:機器人可適應性視覺即時處理之低功率系統晶片設計(2/3)
|
459 |
96-1
|
研發處: 研究計畫 (國科會)
|
次世代異質性通信系統的低功率、高速度積分三角式類比數位轉換器研製(I)
|
460 |
96-1
|
研發處: 研究計畫 (國科會)
|
具有教育及競賽功能的人型機器人系統之設計與開發-子計畫二:機器人可適應性視覺即時處理之低功率系統晶片設計(1/3)
|
461 |
95-1
|
研究獎勵
|
Low Distortion and Swing suppression Sigma-Delta Modulator with Extended Dynamic Range Scheme
|
462 |
96-1
|
研究獎勵
|
Opamp gain insensitive MASH sigma delta modulator for wide bandwidth applications
|
463 |
99-1
|
研究獎勵
|
Improved low-complexity algorithm for 2-D integer lifting-based discrete wavelet transform using symmetric mask-based scheme
|
464 |
81-1
|
研究獎勵
|
(新聘博士學位第一年免附著作)
|
465 |
98-1
|
研究獎勵
|
Full Phase Encoding for Digital Holographic Encryption Using Liquid Crystal Spatial Light Modulators
|
466 |
81-1
|
研究獎勵
|
餘數系統之除法算法
|
467 |
97-1
|
研究獎勵
|
High Efficiency and Low Complexity Motion Estimation Algorithm for MPEG-4AVC/H.264 Coding
|
468 |
91-1
|
研究獎勵
|
具小型數位控制振盪器及快速相鎖之全數位鎖相迴路之設計
|
469 |
97-1
|
研究獎勵
|
A High-Performance Sequential MRU Cache Using Valid-Bit Assistant Search Algorithm
|
470 |
98-1
|
研究獎勵
|
Fast intra prediction mode decision algorithm for 4×4 Blocks in H.264/ MPEG-4
AVC
|
471 |
98-1
|
研究獎勵
|
On-line Full-Phase Digital Holographic Encryption Based on Electrically Addressed Spatial Light Modulators
|
472 |
99-1
|
研究獎勵
|
Inductorless CMOS receiver front-end circuits for 10-Gb/s optical communications
|
473 |
93-1
|
研究獎勵
|
Design of a Low-power Configurable-Way Cache Applied in Multiprocessor Systems
|
474 |
95-1
|
研究獎勵
|
A Low-Jitter Phase-Interpolation Direct Digital Synthesizer Using Single Capacitor Integration
|
475 |
94-1
|
研究獎勵
|
Dual-Band Sigma-Delta Modulator for Wideband Receiver Applications
|
476 |
97-1
|
研究獎勵
|
Memory-Efficient VLSI Architecture for 2-D Integer Lifting-Based DWT Using Interlanced Read Scan Algorithm
|
477 |
99-1
|
研究獎勵
|
A low-offset low-noise sigma-delta modulator with pseudorandom chopper-stabilization technique
|
478 |
92-1
|
研究獎勵
|
具常時間執行之預等份基數四的新式Svobota-Tung除法器
|
479 |
86-1
|
研究獎勵
|
Novel architecture for two-dimensional high throughput rate real time discrete cosine transform and the Vlsi design
|
480 |
96-1
|
研究獎勵
|
High Efficiency EBCOT with Parallel Coding Architecture for JPEG2000
|