研究報告
學年 | 83 |
---|---|
學期 | 1 |
出版(發表)日期 | 1995-01-01 |
作品名稱 | 類比數位混合式積體電路及系統之創新研究,晶方研製及應用研究[5/5]-類比數位混合式積體電路及系統之創新研究,晶方研製及應用研究(VI)-子計畫三-低功率高速乘法器之 |
作品名稱(其他語言) | The Design of Low-Power High-Speed Multiplier and Its in the FFt Processor |
著者 | 鄭國興 |
單位 | 淡江大學電機工程學系 |
描述 | 計畫編號:NSC84-2215-E032-004 研究期間:199506~199607 研究經費:896,000 |
委託單位 | 行政院國家科學委員會 |
摘要 | |
關鍵字 | |
語言 | |
相關連結 |
機構典藏連結 ( http://tkuir.lib.tku.edu.tw:8080/dspace/handle/987654321/7578 ) |