關鍵字:

教師資料查詢 | 教師:楊維斌

# 學年期 類別 標題
391 97-1 會議論文 A 320-MHz 8bit × 8bit pipelined multiplier in ultra-low supply voltage
392 98-1 會議論文 A Multi-Voltage Control Technique with Fast-Settling Mechanism for Low Dropout Regulator
393 94-1 會議論文 The New Approach of Programmable Pseudo Fractional-N Clock Generator for GHz Operation with 50% Duty Cycle
394 100-1 論文指導 電機一碩專班 高浩源
395 100-1 論文指導 電機一電路組 鄭景燦
396 100-1 論文指導 電機一電路組 卓易霆
397 100-1 論文指導 電機一碩專班 許煌漩
398 100-1 論文指導 電機一碩專班 李文傑
399 98-2 期刊論文 A Pseudo Fractional-N Clock Generator with 50% Duty Cycle Output
400 97-2 期刊論文 High-Speed and Ultra-Low-Voltage Divide-by-4/5 Counter for Frequency Synthesizer
401 93-1 期刊論文 動態調整電源電壓與操作頻率以降低系統晶片之功率消耗
402 93-1 期刊論文 低功率多輸出入埠暫存器檔案之分析與設計
403 92-1 期刊論文 A Dual-Slope Phase Frequency Detector and Charge Pump Architecture to Achieve Fast Locking of Phase-Locked Loop
404 91-2 期刊論文 Circuit analysis and design of low-power CMOS tapered buffer
405 100-1 教學計畫表 電機一機器人:數位IC設計 TETEM1E2865 0A
406 100-1 教學計畫表 電機系電資三:超大型積體電路概論 TETAB3E0836 0A
407 100-1 教學計畫表 電機系電通三:電子學 TETBB3E0961 2A
408 97-1 論文指導 電機四碩專班 林正峰
409 97-1 論文指導 電機一電路組 沈宗模
410 97-1 論文指導 電機一碩專班 廖沛軒
411 99-1 期刊論文 A 0.5 V 320 MHz 8 bit×8 bit pipelined multiplier in 130 nm CMOS process
412 100-1 研發處: 研究計畫 (國科會) 具高可靠度之低電源電壓參考時脈研製
413 98-1 研究報告 具高製程、電壓與溫度容忍度之低功耗參考時脈產生器電路研製
414 99-1 研發處: 研究計畫 (國科會) 具高製程、電壓與溫度容忍度之低功耗參考時脈產生器電路研製
415 98-1 研發處: 研究計畫 (國科會) 具資料維持之低靜態功耗暫存器檔案
416 98-1 研究獎勵 Designing an UltraLow-Voltage Phase-Locked Loop Using a Bulk-Driven Technique
417 99-1 研究獎勵 High-Speed and Ultra-Low-Voltage Divide-by-4/5 Counter for Frequency Synthesizer
418 99-1 期刊學報編審 TamKang Journal of Science and Engineering
419 98-2 期刊學報編審 輔仁大學電子工程學系2010論文研究成果
420 98-2 期刊學報編審 TamKang Journal of Science and Engineering