1 |
91/2 |
電機系 李揚漢 教授於
會議論文
發佈
A new robust handshake for asymmetric asynchronous micro-pipelines
,
[91-2]
著者:Cheng, Kuo-hsing; 李揚漢; Lee, Yang-han; Chang, Wei-chun
|
2 |
90/1 |
電機系 鄭國興 副教授於
會議論文
發佈
A study on the relationship between initial node-edge pairs entropy and mincut circuit partitioning
,
[90-1]
著者:鄭國興; Cheng, Kuo-hsing; Cheng, Shun-wen
|
3 |
90/1 |
電機系 鄭國興 副教授於
會議論文
發佈
A 1.2 V 500 MHz 32-bit carry-lookahead adder
,
[90-1]
著者:鄭國興; Cheng, Kuo-hsing; Lee, Wen-shiuan; Huang, Yung-chong
|
4 |
90/1 |
電機系 鄭國興 副教授於
會議論文
發佈
Accurate current mirror with high output impedance
,
[90-1]
著者:鄭國興; Cheng, Kuo-hsing; Chen, Chi-che; Chung, Chun-fu
|
5 |
90/1 |
電機系 鄭國興 副教授於
會議論文
發佈
A novel all digital phase locked loop (ADPLL) with ultra fast locked time and high oscillation frequency
,
[90-1]
著者:鄭國興; Cheng, Kuo-hsing; Chen, Yu-jung
|
6 |
89/2 |
電機系 鄭國興 副教授於
會議論文
發佈
A low-power high driving ability voltage control oscillator used in PLL
,
[89-2]
著者:鄭國興; Cheng, Kuo-hsing; Yang, Wei-bin; Chung, Chun-fu
|
7 |
89/2 |
電機系 鄭國興 副教授於
會議論文
發佈
A new logic synthesis and optimization procedure
,
[89-2]
著者:鄭國興; Cheng, Kuo-hsing; Hsieh, Ven-chieh
|
8 |
88/1 |
電機系 鄭國興 副教授於
會議論文
發佈
The non-full voltage swing TSPC (NSTSPC) logic design
,
[88-1]
著者:Cheng, Kuo-hsing; Huang, Yung-chong
|
9 |
88/1 |
電機系 鄭國興 副教授於
會議論文
發佈
The novel efficient design of XOR/XNOR function for adder applications
,
[88-1]
著者:Cheng, Kuo-hsing; Huang, Chih-sheng
|
10 |
88/2 |
電機系 鄭國興 副教授於
會議論文
發佈
The Design and implementation of DCT/IDCT Chip with Novel Architecture
,
[88-2]
著者:鄭國興; Cheng, Kuo-hsing; Huang, Chih-sheng; Lin, Chun-pin
|
11 |
84/2 |
電機系 鄭國興 副教授於
會議論文
發佈
True-single-phase all-N-logic differential logic (TADL) for very high-speed complex VLSI
,
[84-2]
著者:Huang, Hong-yi; 鄭國興; Cheng, Kuo-hsing; Chu, Yuan-hua; Wu, Chung-yu
|
12 |
83/2 |
電機系 鄭國興 副教授於
會議論文
發佈
A new CMOS current-sensing complementary pass-transistor logic (CSCPTL) for high-speed low-voltage applications
,
[83-2]
著者:Wu, Chung-yu; 鄭國興; Cheng, Kuo-hsing; Lu, Jr-houng
|
13 |
85/2 |
電機系 鄭國興 副教授於
會議論文
發佈
A suggestion for low-power current-sensing complementary pass-transistor logic interconnection
,
[85-2]
著者:鄭國興; Cheng, Kuo-hsing; Yee, Liow-yu; Chen, Jian-hung
|
14 |
84/2 |
電機系 鄭國興 副教授於
會議論文
發佈
A low-power current-sensing complementary pass-transistor logic (LCSCPTL) for low-voltage high-speed applications
,
[84-2]
著者:鄭國興; Cheng, Kuo-hsing; Liaw, Yii-yih
|
15 |
87/1 |
電機系 鄭國興 副教授於
會議論文
發佈
The Improvement of Conditional Sum Adder for Low Power Applications
,
[87-1]
著者:鄭國興; Cheng, Kuo-hsing; Chiang, Shu-min; Cheng, Shun-wen
|
16 |
88/1 |
電機系 鄭國興 副教授於
會議論文
發佈
A Low-Power CMOS Output Buffer
,
[88-1]
著者:Cheng, Kuo-Hsing; Yang, Wei-Bin
|
17 |
92/1 |
電機系 鄭國興 副教授於
會議論文
發佈
Design of Low-Power Content Addressable Memory Cell
,
[92-1]
著者:Cheng, Kuo-Hsing; Wei, Chia-Hung; Wu, Chen-Lung
|
18 |
92/1 |
電機系 鄭國興 副教授於
會議論文
發佈
A 14-Bit, 200 MS/S Digital-To-Analog Converter Without Trimming
,
[92-1]
著者:Cheng, Kuo-Hsing; Li, Po-Yu; Chen, Tsung-Shen
|
19 |
86/1 |
電機系 鄭國興 副教授於
會議論文
發佈
A 1.2V 32-bit CMOS Adder Design Using Conventional 5V CMOS Process
,
[86-1]
著者:Cheng, Kuo-Hsing; Yee, Liow Yu; Liaw, Yii-Yih; Yang, Wei-Bin
|
20 |
86/1 |
電機系 鄭國興 副教授於
會議論文
發佈
The Charge-Transfer Feedback-Controlled Split-Path CMOS Buffer
,
[86-1]
著者:Cheng, Kuo-Hsing; Yang, Wei-Bin; Huang, Hong-Yi
|
21 |
86/1 |
電機系 鄭國興 副教授於
會議論文
發佈
A 1.2V Low-Power TSPC Complementary Pass-Transistor Logic
,
[86-1]
著者:Cheng, Kuo-Hsing; Chen, Jian-Hung
|
22 |
84/1 |
電機系 鄭國興 副教授於
會議論文
發佈
Rule Extraction for Isolated Speech Recognition
,
[84-1]
著者:Su, Mu-Chun; Cheng, Kuo-Hsing; Chin, Chieh-Ching
|
23 |
91/1 |
電機系 鄭國興 副教授於
會議論文
發佈
Low-Voltage GHz Dynamic Logic Circuit Design
,
[91-1]
著者:Cheng, Kuo-Hsing; Lee, Wen-Shiuan
|
24 |
91/1 |
電機系 鄭國興 副教授於
會議論文
發佈
MOS Charge Pump for Sub-2.0V Operation
,
[91-1]
著者:Cheng, Kuo-Hsing; Chang, Chung-Yu
|
25 |
84/1 |
電機系 蘇木春 教授於
會議論文
發佈
Rule Extraction for Isolated Speech Recognition
,
[84-1]
著者:Su, Mu-Chun; Cheng, Kuo-Hsing; Chin, Chieh-Ching
|
26 |
80/2 |
電機系 鄭國興 副教授於
會議論文
發佈
High-speed four-phase CMOS logic for complex high-speed VLSI
,
[80-2]
著者:Wu, Chung-yu; Cheng, Kuo-hsing; Wang, Jinn-shyan
|
27 |
78/1 |
電機系 鄭國興 副教授於
會議論文
發佈
Latched CMOS differential logic(LCDL)for complex high-speed VLSI
,
[78-1]
著者:Wu, Chung-yu; Cheng, Kuo-hsing
|
28 |
92/2 |
電機系 楊維斌 副教授於
會議論文
發佈
A Dual-slope Phase Frequency Detector and Charge Pump Architecture to Achieve Fast Locking of Phase-Locked Loop
,
[92-2]
著者:Cheng, Kuo-hsing; Yang, Wei-bin; Ying, Cheng-ming
|
29 |
96/2 |
電機系 楊維斌 副教授於
會議論文
發佈
A Spread-Spectrum Clock Generator Using Fractional-N PLL Controlled Delta-Sigma Modulator for Serial-ATA III
,
[96-2]
著者:Cheng, Kuo-hsing; Hung, Cheng-liang; Chang, Chih-hsien; Lo, Yu-lung; Yang, Wei-bin; Miaw, Jiunn-way
|
30 |
95/2 |
電機系 楊維斌 副教授於
會議論文
發佈
A 30Phase 500MHz PLL for 3X Over-Sampling Clock Data Recovery
,
[95-2]
著者:Cheng, Kuo-Hsing; Chen, Chao-An; Yang, Wei-Bin; Cho, Feng-Hsin
|